Książka „Systemy embedded w FPGA” Wydawnictwa BTC już w sprzedaży!

W sprzedaży jest już dostępna nowa książka pt. Systemy embedded w FPGA Wydawnictwa BTC, autorem jest Piotr Rzeszut.

Książka zawiera zbiór ćwiczeń prowadzących krok po kroku przez budowę systemu mikroprocesorowego opartego na rdzeniu Nios II e – począwszy od najprostszej działającej konfiguracji, a skończywszy na projektowaniu własnych modułów.

W ćwiczeniach opisanych w książce wykorzystano płytkę MAXimator z układem FPGA 10M08DAF256C8GES. W sprzedaży dostępny jest również zestaw w promocyjnej cenie (MAXimator PROMO) w którego skład oprócz płytki MAXimator wchodzi rozszerzenie MAXimator Expander oraz programator ZL32PRG.

Każdy rozdział książki wzbogacony jest dodatkowo o komentarze, wyjaśniające kluczowe zagadnienia związane z omawianym tematem (np. interfejsem, problemem do rozwiązania itp.). Ponadto przygotowano także ćwiczenia pokazujące, w jaki sposób za pomocą systemu Nios II obsługiwać powszechnie wykorzystywane komponenty, jak np. karty pamięci czy enkodery itd.

Książka jest dostępna również w formie ebooka: Systemy embedded w FPGA (e-book)

[WARSZTATY] Pierwsze kroki z FPGA

TECHDAYS.pl wspólnie z KAMAMI.pl zapraszają do udziału w kolejnej edycji warsztatów z serii Pierwsze kroki z FPGA. Platformą sprzętową szkolenia jest zestaw maXimator z nowoczesnym układem Intel FPGA z rodziny MAX10, który powstał w laboratorium projektowym KAMAMI.pl we współpracy z firmą Altera.

Najbliższy termin szkolenia:
WARSZAWA – 30 listopada 2018 r.

Wybierając opcję: “Szkolenie z zestawem maXimator otrzymanym na własność od Techdays” otrzymujesz na własność zestaw maXimator oraz książkę „Wprowadzenie do języka Verilog” – o łącznej wartości 343 zł!

Szkolenie jest niepowtarzalną okazją dla praktycznego zapoznania się z implementacją projektów w FPGA za pomocą bezpłatnej wersji pakietu Intel Quartus Prime, w tym także podstawami języka Verilog HDL i symulacją układów cyfrowych z wykorzystaniem programu ModelSIM. Podczas warsztatów zostaną przedstawione i będą realizowane przez uczestników pełne ścieżki implementacji kilku prostych projektów cyfrowych – od opisu, przez syntezę, symulację, aż do wykonania w fizycznym układzie scalonym FPGA. Projekty będą realizowane za pomocą języka opisu sprzętu (HDL) Verilog.

Szkolenie prowadzone jest przez doświadczonego wykładowcę, doskonale znającego praktyczne aspekty używania FPGA. Organizatorzy gwarantują małe grupy – maksymalnie 15 osób, dzięki czemu każdy uczestnik szkolenia będzie miał szansę rozwiać wszelkie wątpliwości i uzyskać niezbędny support w czasie szkolenia.

Każdy uczestnik szkolenia, w ramach jego ceny, otrzyma książkę pt. „Wprowadzenie do języka Verilog” (autor: Zbigniew Hajduk) wydaną przez Wydawnictwo BTC.

UPOMINEK!
Dla wszystkich uczestników przygotowaliśmy bony podarunkowe:

Po zakończeniu zajęć każdy z uczestników otrzymuje przygotowany elektronicznie imienny CERTYFIKAT poświadczający udział w szkoleniu.

Czas trwania szkolenia 5 h
(pełna rozpiętość godzinowa: 8.30 – 15.00)
Miejsce szkolenia WARSZAWA, Pl. Inwalidów
Zapewniamy catering konferencyjny

Komplet informacji dotyczących szkolenia znajduje się na stronie TECHDAYS.pl

[WARSZTATY] IP Core w projektach FPGA – tworzenie i praktyczne aplikacje

TECHDAYS.pl zaprasza na warsztaty pt.: IP Core w projektach FPGA – tworzenie i praktyczne aplikacje, przybliżające podstawy projektowania w FPGA od strony praktycznej. Platformą sprzętową jest zestaw maXimator  z nowoczesnym układem Intel FPGA z rodziny MAX10, który powstał w laboratorium projektowym KAMAMI.pl we współpracy z firmą Altera.

Najbliższy termin szkolenia:
WARSZAWA – 11 grudnia 2018 r.

Cele szkolenia jest praktyczne zapoznanie uczestników warsztatów z implementacją projektów w nowoczesnych układach FPGA z użyciem mechanizmów bibliotek IP core.

Podczas warsztatów zostaną przedstawione i będą realizowane przez uczestników pełne ścieżki implementacji projektów z wykorzystaniem rdzeni IP (IP core) dostępnych w systemie projektowym Quartus Prime (z użyciem narzędzia Qsys) oraz budowanych samodzielnie, w tym IP core do sprzętowego debugowania działania projektów.

Każdy realizowany projekt będzie pokazany w pełnej ścieżce: od opisu, przez syntezę, symulację, aż do wykonania w fizycznym układzie scalonym FPGA. Domyślnym językiem HDL używanym podczas warsztatów jest Verilog.

Szkolenie odbywa się w małych grupach – maksymalnie 8 osób.


Proponujemy wybór jednego z następujących wariantów uczestnictwa w warsztatach:

  • WARIANT 1: Szkolenie na zestawie własnym uczestnika
  • WARIANT 2: Szkolenie na zestawie otrzymanym na własność od TechDays.pl

Każdy uczestnik warsztatów otrzyma książkę autorstwa Zbigniew Hajduka pt. „Wprowadzenie do języka Verilog”.

UPOMINEK!
Dla wszystkich uczestników przygotowaliśmy bony podarunkowe:

Po zakończeniu zajęć każdy z uczestników otrzymuje przygotowany elektronicznie imienny CERTYFIKAT poświadczający udział w szkoleniu.

Czas trwania szkolenia 5 h
(pełna rozpiętość godzinowa: 8.30 – 15.00)
Miejsce szkolenia WARSZAWA. Pl. Inwalidów
Zapewniamy catering konferencyjny

Szczegółowe informacje są dostępne na stronie TECHDAYS.pl.

[SZKOLENIE] Pierwsze kroki z FPGA – już w maju w Warszawie

FPGAMXMTR_cover_862x561-862x561

Portal TECHDAYS.pl przygotował kolejne szkolenie z cyklu „Pierwsze kroki z FPGA„, które odbędzie się 19.05.2017 w Warszawie. Podczas szkolenia zostaną przedstawione i będą realizowane przez uczestników pełne ścieżki implementacji kilku projektów cyfrowych – od opisu, przez syntezę, symulację, aż do wykonania w fizycznym układzie scalonym FPGA. Projekty realizowane podczas warsztatów będą realizowane za pomocą języka opisu sprzętu (HDL) Verilog na zestawie sprzętowym maXimator (bazujący na układzie FPGA z rodziny Intel MAX10).

verilog

Szkolenie odbywa się w małych grupach – maksymalnie 15 osób. Każdy uczestnik szkolenia otrzyma w jego cenie książkę „Wprowadzenie do języka Verilog„.

Szczegółowe informacje i formularz rejestracyjny są dostępne na stronie TECHDAYS.pl.